Forschung
Promotionen

Promotionen am Institut für mikroelektronische Systeme

  • Lamm, Jesko G. (2019): Exploration von Systemtests für die digitale Signalverarbeitung in HörgerätenShaker Verlag More Info
    ISBN: 978-3-8440-7046-0
  • Wielage, M. (2019): Design Space Exploration von Architekturen zur echtzeitfähigen Implementierung schneller Backprojection-VerfahrenVerlag Dr. Hut More Info
    ISBN: 978-3-8439-4163-1
  • Cholewa, F. (2019): Time domain based image generation for synthetic aperture radar on field programmable gate arraysGottfried Wilhelm Leibniz Universität More Info
    DOI: 10.15488/5234
  • Neuenhahn, M. C. (2019): Emulator- und kostenbasierte Analyse von Network-on-ChipGottfried Wilhelm Leibniz Universität Hannover More Info
    DOI: 10.15488/5150
  • Dürre, J. (2019): Ein skalierbares und flexibles FPGA-Framework für Lehre und Rapid-PrototypingShaker Verlag More Info
    ISBN: 978-3-8440-6780-4
  • Mentzer, N. (2018): Applikationsspezifische Prozessoren zur Punktkorrespondenzsuche in der Stereo-Bildverarbeitung für automotive AnwendungenVerlag Dr. Hut More Info
    ISBN: 978-3-8439-3865-5
  • Schewior, G. (2018): Algorithmen und Hardware-Architekturen zur modellbasierten Bewegungsbestimmung in videobasierten Fahrerassistenzsystemen Verlag Dr. Hut More Info
    ISBN: 978-3-8439-3739-9
  • Leibold, C. (2017): Drahtlos gekoppelte Sensoreinheiten für das Monitoring von organischen Kultivierungsprozessen in Tissue Engineering Bioreaktoren Verlag Dr. Hut More Info
    ISBN: 978-3-8439-3233-2
  • Blume, S. (2015): Zur systematischen Ermittlung Hardware-geeigneter Zahlendarstellungen für Algorithmen der digitalen SignalverarbeitungShaker Verlag More Info
    ISBN: 978-3-8440-3691-6
  • Brückner, H.-P. (2015): Design und Evaluation von Hardware-Architekturen zur mobilen Sonifikation von Bewegungen in der SchlaganfallrehabilitationVerlag Dr. Hut More Info
    ISBN: 978-3-8439-2197-8
  • Pfitzner, M. (2015): FPGA-basierte Hardware-Architektur für die Echtzeit-SAR-Bilddatengenerierung mit integrierter Motion CompensationVerlag Dr. Hut More Info
    ISBN: 978-3-8439-2121-3
  • Schmädecke, I. (2014): Entwurfsraum-Exploration von Hardware-Architekturen zur Klassifikation von Audio-SignalenShaker Verlag More Info
    ISBN: 978-3-8440-3139-3
  • Banz, C. (2013): Design and Analysis of Architectures for Stereo VisionShaker Verlag (196)
    DOI: 10.2370/9783844024012
    ISBN: 978-3-8440-2401-2
  • Septinus, K. (2012): Design, Compiler-Werkzeuge und Evaluation einer FSM-basierten Prozessoreinheit für hochratige Multistandard-DatenpaketverarbeitungCuvillier Verlag Göttingen
    ISBN: 978-3-95404-199-2
  • Payá Vayá, G. (2011): Design and Analysis of a Generic VLIW Processor for Multimedia ApplicationsInformationstechnik, Informationstechnik, Shaker Verlag (194)
    DOI: 10.2370/9783844000641
    ISBN: 978-3-8440-0064-1
  • Langemeyer, S. (2011): Architektur eines 2D-FFT-Coprozessor-Systems für die Echtzeit-SAR-BilddatenverarbeitungInformationstechnik, Shaker Verlag (170)
    ISBN: 978-3-8440-0090-0
  • Martín-Langerwerf, J. (2011): Emulationsbasierte Analyse von Multiprozessorsystemen für Multimedia-AnwendungenShaker Verlag
  • Flatt, H. (2011): Eine konfigurierbare RISC/Coprozessor-Architektur zur Echtzeitverarbeitung von ObjekterkennungsverfahrenInformationstechnik, Shaker Verlag (136) More Info
    ISBN: 978-3-8322-9977-4
  • Dolar, C. (2010): LCD-Modelle und ihre Anwendung in der VideosignalverarbeitungKommunikationstechnik, Shaker Verlag
    ISBN: 978-3-8322-9345-1
  • Nolte, N. (2010): Ein speichereffizienter, programmierbarer Prozessor zur Entropiedecodierung hochratiger HDTV-Videobitströme
    ISBN: 978-3-18-381110-6
  • Freisfeld, M. (2009): Semi-symbolische Modellierung und Simulation von Unsicherheiten in analogen Schaltungen mit Hilfe stückweise affiner Abbildungen
    DOI: urn:nbn:de:gbv:089-6058936598
  • Hassine, A. (2009): Ein Ansatz zur formalen Beschreibung von ChipdesignprozessenVerlag Dr. Hut, München (126)
    ISBN: 978-3-86853-080-3
  • Panitz, P. (2009): On the Design and Analysis of Robust VLSI Interconnect NetworksDr. Hut (161)
    ISBN: 978-3-86853-108-4
  • Flügel, S. (2008): Kompakte Cache-Architekturen für SPMD-ProzessorenDer Andere Verlag
    ISBN: 978-3-89959-733-2
  • Friebe, L. (2007): Identifikation von entwurfsspezifischen Komplexgattern und ihr Einfluss auf die Realisierung von GatternetzlistenFortschritt-Berichte VDI, 10(782), VDI Verlag
  • Ringe, M. (2007): Statische Timinganalyse unter Berücksichtigung kapazitiver Kopplung
  • Oehmen, J. (2007): Modellierung lateraler parasitärer Transistoren in monolithischen Smart-Power-Schaltungen
    ISBN: 3899634241
  • Stolberg, H. (2006): Dynamische Performance-Schätzung für Verfahren der Multimedia-SignalverarbeitungFortschritt-Berichte VDI, 10(773), VDI Verlag
  • Jachalsky, J. (2006): Strategien für die Instruktionscodekompression in cache-basierten, eingebetteten SystemenFortschritt-Berichte VDI, 10(776), VDI Verlag
  • Salewski, S. (2005): Floorplanning von vertikal integrierten Schaltungen (3D-ICs) unter Berücksichtigung der TemperaturverteilungDissertation, Verlag Dr. Hut, München
    ISBN: 3899632508
  • Olbrich, M. (2005): Platzierung in integrierten Schaltungen mit AufenthaltswahrscheinlichkeitenDissertation, Verlag Dr. Hut, München
    ISBN: 3899632761
  • Lagudu, S. (2005): Instruction Level Configurable Arithmetic Unit for MPEG Audio Signal Processing AlgorithmsFortschritt-Berichte Elektronik, 9(376), VDI-Verlag
  • Berekovic, M. (2005): Eine skalierbare, verteilte Prozessor-Architektur mit simultanem Multi-Threading für Anwendungen der digitalen SignalverarbeitungFortschritt-Berichte VDI, 9(377), VDI Verlag
  • Jeschke, H. (2005): Kosten- und Performance-Modellierung applikationsspezifischer VLSI-ArchitekturenDissertation Universität Hannover, Hochschulschrift
  • Kaya, I. (2004): Ein kräftegesteuerter Platzierer für 3D-ICs mit Berücksichtigung vertikaler Durchkontaktierungen
  • Näthke, L. (2004): Ansätze zur automatischen Generierung hierarchischer Verhaltensmodelle von nichtlinearen integrierten AnalogschaltungenLogos Verlag Berlin, Berlin
    ISBN: 3-8325-0592-X
  • Hermann, A. (2004): Automatische Platzierung von Substratkontakten in integrierten Mixed-Signal-SchaltungenTIB Hannover
  • Malonnek, C. (2004): Ein leitbahnorientiertes Verfahren für den physikalischen Entwurf integrierter digitaler SchaltungenTIB Hannover
  • Lemke, A. (2004): Dimensionierung von Analogschaltungen mit formalen Methoden auf der Basis affiner ArithmetikTIB Hannover
  • Kropp, H. (2004): Quellenmodell-Architekturen redundanzreduzierender Codierungsverfahren auf LUT-basierten FPGAsVDI-Verlag GmbH, Düsseldorf
  • Wittenburg, P. (2004): Ein Beitrag zur Design-Raum-Evaluierung von SMT-Architekturen für objektbasierte MultimediaanwendungenVDI-Verlag GmbH, Düsseldorf
  • Hinrichs, W. (2004): Verlustleistungsreduktion beim Schaltungsentwurf auf Register-Transfer-Ebene in Architekturen der digitalen SignalverarbeitungVDI-Verlag GmbH, Düsseldorf
  • Lieske, H. (2003): Buspipelining als Architekturmaßnahme zur Überwindung von Problemen beim Einsatz in der Deep Subµ-TechnologieFortschritt-Berichte VDI, 9(370), VDI-Verlag GmbH, Düsseldorf
    ISBN: 3183370093
  • Hilgenstock, J. (2003): Selbstkalibrierende mesochrone Taktung für global-asynchrone lokal-synchrone SchaltungenFortschritt-Berichte VDI, 9(366), VDI-Verlag GmbH, Düsseldorf
    ISBN: 3183366096
  • Harbich, K. (2003): A Timing-Driven RTL-Based Design Flow for Multi-FPGA Rapid Prototyping SystemsVDI Verlag GmbH, Düsseldorf
  • Silvant, M. (2003): Multilevel Substrate Modeling for Mixed-Technology and Mixed-Signal Integrated CircuitsVDI Verlag GmbH, Düsseldorf
  • Freimann, A. (2002): Probabilistisches Verfahren zur Bestimmung der Verlustleistung für Architekturen der digitalen SignalverarbeitungFortschritt-Berichte VDI, 20(355), VDI-Verlag GmbH, Düsseldorf
    ISBN: 3183355205
  • Ohmacht, M. (2002): Kopplung von Scheduling- und Allokationsphase für ILP-Prozessoren mit heterogenem RegistersatzFortschritt-Berichte VDI, 10(706), VDI Verlag GmbH, Düsseldorf
    ISBN: 3183706105
  • Hartong, W. (2002): Ansätze zum Model-Checking nichtlinearer analoger SystemeVDI Verlag GmbH, Düsseldorf
  • Abke, J. (2002): Strukturgesteuerte Abbildung von Register-Transfer-Komponenten für Daten- und Steuerpfade auf LUT-basierte FPGAsVDI Verlag GmbH, Düsseldorf
  • Do, -. (2001): Pipelining zur Steigerung der Effizienz von rechenintensiven Algorithmen auf Look-up Table-basierten FPGAsUniversität Hannover
  • Herrmann, K. (2001): Speicherarchitekturen für parallele Bildverarbeitungsprozessoren mit integriertem DRAMFortschritt-Berichte VDI, 10(658), VDI-Verlag GmbH, Düsseldorf
    ISBN: 3183658100
  • Küter, J. (2001): Schaltungspartitionierung für die Logikemulation unter Berücksichtigung der SystemarchitekturVDI Verlag GmbH, Düsseldorf
  • Adler, T. (2001): Algorithmen zur optimierten Verdrahtung integrierter AnalogschaltungenVDI Verlag GmbH, Düsseldorf
  • Stohmann, J (2000): Architekturgesteuerte Abbildung von Datenpfadkomponenten auf SRAM-basierte FPGAsVDI Verlag GmbH, Düsseldorf
  • R. Sedaghat (1999): Fault Emulation: Reconfigurable Hardware-Based Fault Simulation Using Logic Emulation Systems with Optimized Mapping
  • F. Scherber (1999): Zur parallelen Verifikation des Layouts von SubmikrometerschaltungenVDI Verlag, Düsseldorf
  • Kneip, J. (1997): Objektorientierte Cache-Speicher für programmierbare monolithische Multiprozessoren in der digitalen BildverarbeitungVDI-Verlag, Düsseldorf
  • Hoffer, R. (1997): Architekturen für die Codierung mit variablen Codewortlängen auf der Basis inhaltsadressierter SpeicherFortschritt-Berichte VDI, VDI-Verlag, Düsseldorf
  • C. Borchers (1997): Automatische Generierung von Verhaltensmodellen für nichtlineare AnalogschaltungenFortschrittberichte VDI, Reihe 20: Rechnergestützte Verfahren, Nr. -1, VDI Verlag, Düsseldorf
  • D. Behrens (1997): Entwurfsorientierte Partitionierung digitaler SchaltungenVDI Verlag, Düsseldorf
  • Hedrich, L. (1997): Ansätze zur formalen Verifikation analoger SchaltungenVDI Verlag GmbH, Düsseldorf
  • Blume, H. (1997): Nichtlineare fehlertolerante Interpolation von ZwischenbildernDissertation an der Universität Dortmund, 10(503), VDI-Verlag
    ISBN: 9783183503100
  • Schwiegershausen, M. (1997): Ein Verfahren zur Optimierung heterogener Multiprozessorsysteme mittels Linearer ProgrammierungFortschrittberichte VDI, 10(512), VDI-Verlag GmbH, Düsseldorf
    ISBN: 3183512106
  • Gaedke, K. (1996): Ein netzlistenbasiertes Verfahren zur Zuverlässigkeitsanalyse fehlertoleranter VLSI-SchaltkreiseVDI-Verlag, Düsseldorf
  • Gehrke, W. (1996): Assoziatives Controlling von programmierbaren Parallelprozessoren für die VideosignalverarbeitungVDI-Verlag, Düsseldorf
  • Winzker, M. (1995): Reduktion der Verlustleistung integrierter CMOS-Schaltungen durch Anpassung an SignaleigenschaftenVDI-Verlag, Düsseldorf
  • Rönner, K. (1995): Eine für Bildverarbeitungsverfahren optimierte hochparallele RISC-ArchitekturVDI-Verlag, Düsseldorf
  • Schönfeld, J. (1994): Kompakte Implementierung konturorientierter Bildverarbeitungssysteme mit VLSI-BausteinenVDI-Verlag, Düsseldorf
  • Schönfeld, M. (1994): Graphenbasierte Synthese von Zwischenspeichern für den Datentransfer bei Array-ProzessorenVDI-Verlag, Düsseldorf
  • Grüger, K. (1994): Kaskadierte Registerschaltungen für die Datenformatkonvertierung bei der digitalen VideosignalverarbeitungVDI-Verlag, Düsseldorf
  • Franzen, J. (1994): Einsatz von Fehlertoleranztechniken in VLSI-Schaltkreisen der digitalen SignalverarbeitungVDI-Verlag, Düsseldorf
  • Vehlies, U. (1993): Ein Verfahren zur schrittweisen Umsetzung hochsprachlich beschriebener Algorithmen in Array-ProzessorstrukturenVDI-Verlag, Düsseldorf
  • Komarek, T. (1993): VLSI-Architekturen für Displacementschätzverfahren auf der Basis von Blockmatching-AlgorithmenVDI-Verlag, Düsseldorf
  • Volkers, H. (1992): Ein Beitrag zu Speicherarchitekturen programmierbarer Multiprozessoren der BildverarbeitungVDI-Verlag, Düsseldorf
  • Münzner, A. (1991): Generierung von arithmetischen Building-Blöcken unter Berücksichtigung anwendungsspezifischer RandbedingungenVDI-Verlag, Düsseldorf