Dr.-Ing. Markus Olbrich

Dr.-Ing. Markus Olbrich
Adresse
Appelstraße 4
30167 Hannover
Gebäude
Raum
403
Dr.-Ing. Markus Olbrich
Adresse
Appelstraße 4
30167 Hannover
Gebäude
Raum
403
  • Publikationsliste

    Konferenzbeiträge

    • Kochdumper, N.; Tarraf, A.; Rechmal, M.; Olbrich, M.; Hedrich, L.; Althoff, M. (2020): Establishing Reachset Conformance for the Formal Analysis of Analog CircuitsProceedings APSDAC 2020
      DOI: 10.1109/ASP-DAC47756.2020.9045120
    • Olbrich, M. (2020): Extended Probability Distribution ArithmeticIEEE 2nd International Conference on Electronics, Control, Optimization and Computer Science (ICECOCS)
      DOI: 10.1109/ICECOCS50124.2020.9314534
    • Rechmal-Lesse, M.; Koroa, G. A.; Adhisantoso, Y. G; Olbrich, M. (2020): Automated Model Generation Including Variations for Formal Verification of Nonlinear Analog Circuits18th IEEE International New Circuits and Systems Conference (NEWCAS)
      DOI: 10.1109/NEWCAS49341.2020.9159822
    • Rechmal-Lesse, M.; Koroa, G. A.; Adhisantoso, Y. G; Olbrich, M. (2020): Automatically Generated Nonlinear Analog Circuit Models Enclosing Variations with Intervals and Affine Forms for Reachability Analysis23rd International Symposium on Design and Diagnostics of Electronic Circuits {\&} Systems, {DDECS}
      DOI: 10.1109/DDECS50862.2020.9095655
    • Divanbeigi, S.; Aditya, E.; Wang, Z.P.; Olbrich, M. (2019): Enabling Complex Stimuli in Accelerated Mixed-Signal Simulation56th ACM/ESDA/IEEE Design Automation Conference (DAC), Las Vegas, United States. Weitere Informationen
      DOI: 10.1145/3316781.3317815
      ISBN: 9781450367257
    • Bredthauer, B.; Olbrich, M.; Barke, E. (2018): STP - A Quadratic VLSI Placement Tool Using Graphic Processing Units17th International Symposium on Parallel and Distributed Computing, ISPDC, pp. 77-84 Weitere Informationen
      DOI: 10.1109/ISPDC2018.2018.00020
    • Fürtig, A.; Hedrich, L.; Hartong, W.; Tanguay, L.-F.; Olbrich, M.; Rechmal, M. (2018): Coverage Measures and a Unified Coverage Model for Analog Circuit DesignANALOG 2018; 16th GMM/ITG-Symposium, Munich/Neubiberg, Germany, pp. 74-79. Weitere Informationen
      ISBN: 978-3-8007-4754-2
    • Divanbeigi, S.; Winkler, F.; Bergen, M.; Olbrich, M. (2018): Modeling And Accelerated Mixed-Signal Simulation Of A Control System21st IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS, pp. 95-100 Weitere Informationen
      DOI: 10.1109/DDECS.2018.00024
    • Bredthauer, B.; Olbrich, M.; Barke, E. (2018): Parallelization Strategies for the Detailed Routing StepAnalog 2018; 16th GMM/ITG-Symposium, VDE
      ISBN: 978-3-8007-4754-2
    • Furtig, A.; Glaeser, G.; Grimm, C.; Hedrich, L.; Heinen, S.; Lee, H.-S. L.; Nitsche, G.; Olbrich, M.; Radojicic, C.; Speicher, F. (2017): Novel Metrics for Analog Mixed-Signal Coverage20th IEEE International Symposium on Design and Diagnostics of Electronic Circuits & Systems (DDECS)
      DOI: 10.1109/DDECS.2017.7934589
    • Divanbeigi, S.; Aditya, E.; Olbrich, M. (2017): Accelerated Mixed-Signal Simulations Using Multi-Core ArchitectureFrontiers in Analog CAD Weitere Informationen
      ISBN: 978-3-8007-4442-8
    • Gläser, G.; Lee, H.S. L.; Olbrich, M.; Barke, E. (2016): Knowing your AMS system's limits: system acceptance region exploration by using automated model refinement and accelerated simulationForum on Specification and Design Languages (FDL)
      DOI: 10.1109/FDL.2016.7880383
    • Divanbeigi, S.; Lee, H.-S. L.; Röhrig E.; Olbrich, M.; Barke E. (2016): Modeling of Linear Stimuli for Accelerated Mixed-Signal Simulations15. ITG/GMM Fachtagung ANALOG 2016, Verifikation von Schaltungen und Systemen für das Internet der Dinge, Bremen, Germany Weitere Informationen
      ISBN: 978-3-8007-4265-3
    • Barke, E.; Fürtig, A.; Gläser, G.; Grimm, C.; Hedrich, L.; Heinen, S.; Hennig, E.; Lee H.-S. L.; Nebel, W.; Nitsche, G.; Olbrich, M.; Radojicic, C.; Speicher, F. (2016): Embedded tutorial: Analog-/mixed-signal verification methods for AMS coverage analysis2016 Design, Automation & Test in Europe Conference & Exhibition (DATE) Weitere Informationen
    • Quiring, A.; Olbrich, M.; Barke, E. (2015): Fast Global Interconnnect Driven 3D FloorplanningVLSI-SoC
      DOI: 10.1109/VLSI-SoC.2015.7314436
    • Lee, H.-S. L.; Olbrich, M.; Barke, E. (2015): Analog Mixed-Level Modeling for Accelerated Simulation to Increase the Analog CoverageFDL 2015, Forum on specification & Design Languages, Barcelona, Special Session "Towards Analog-/Mixed-Signal Coverage"
    • Scharf, O.; Olbrich, M.; Barke, E. (2015): Split and Merge Strategies for Solving Uncertain Equations Using Affine ArithmeticProceedings of the SIMUTOOLS 2015
      DOI: 10.4108/eai.24-8-2015.2260594
    • Lee, H.-S. L.; Althoff, M.; Hoelldampf, S.; Olbrich, M.; Barke, E. (2015): Automated Generation of Hybrid System Models for Reachability Analysis of Nonlinear Analog CircuitsDesign Automation Conference (ASP-DAC), 2015 20th Asia and South Pacific, pp.725,730
      DOI: 10.1109/ASPDAC.2015.7059096
      ISBN: 978-1-4799-7790-1
    • Krause, Anna; Olbrich, Markus; Barke, Erich (2014): Variation-Aware Behavioral Models of Analog Circuits Using Support Vector Machines with Interval ParametersComputer Science and Electronic Engineering Conference (CEEC), 2014 6th
      DOI: 10.1109/CEEC.2014.6958566
    • Kärgel, M.; Olbrich, M.; Barke, E. (2014): Simulation Based Verification with Range Based Signal Representations for Mixed-Signal SystemsSBCCI
      DOI: 10.1145/2660540.2661010
      ISBN: 978-1-4503-3156-2
    • Krause, A.; Olbrich, M.; Barke, E. (2014): Intervallwertige Support Vector Machines zur Verhaltensmodellierung analoger Schaltungen mit Parametervariationen Tagungsband Analog2014
      ISBN: 978-3-8007-3638-6
    • Katzschke, C.; Sohn, M.-P.; Olbrich, M.; Meyer zu Bexten, V.; Tristl, M.; Barke, E. (2014): Application of Mission Profiles to Enable Cross-Domain Constraint-Driven DesignDATE, 1-6
      DOI: 10.7873/DATE.2014.079
    • Kollmitzer, M.; Olbrich, M.; Barke, E. (2013): Analysis and Modeling of Minority Carrier Injection in Deep-Trench Based BCD Technologies9th Conference on Ph.D. Research in Microelectronics and Electronics (PRIME 2013), (245-248)
      DOI: 10.1109/PRIME.2013.6603160
    • Kärgel, M.; Olbrich, M.; Barke, E. (2013): Verification of Mixed-Signal Systems with Range Based Signal RepresentationsFrontiers in Analog CAD 2013 (FAC 2013)
    • Scharf, O.; Olbrich, M.; Barke, E. (2013): Lösungsverfahren für nichtlineare implizite Gleichungssysteme unter Verwendung von Affiner Arithmetik und Gebietsaufteilungen ANALOG 2-1, VDE-Verlag
      ISBN: 978-3-8007-3467-2
    • Hölldampf, S.; Lee, H.-S. L.; Olbrich, M.; Barke, E. (2013): Generation of Piecewise-Linear Semiconductor Models for Accelerated Mixed-Signal SimulationFrontiers in Analog CAD 2013 (FAC 2013) Weitere Informationen
    • Barke, M.; Kärgel, M.; Lu, W.; Salfelder, F.; Hedrich, L.; Olbrich, M.; Radetzki, M.; Schlichtmann, U. (2012): Robustness Validation of Integrated Circuits and Systems4th Asia Symposium on Quality Electronic Design (ASQED), 2012 (145-154)
      DOI: 10.1109/ACQED.2012.6320491
    • Krause, A.; Olbrich, M.; Barke, E. (2012): Enclosing the Modeling Error in Analog Behavioral Models Using Neural Networks and Affine ArithmeticInternational Conference on Synthesis, Modeling, Analysis and Simulation Methods and Applications to Circuit Design 2012 (SMACD 2012), (5-8)
      DOI: 10.1109/SMACD.2012.6339403
    • Quiring, A.; Lindenberg, M.; Olbrich, M.; Barke, E. (2012): 3D Floorplanning Considering Vertically Aligned Rectilinear Modules Using T∗-treeIEEE International 3D Systems Integration Conference (3DIC), 2-1, (1-5)
      DOI: 10.1109/3DIC.2012.6263030
    • Hölldampf, S.; Lee, H.-S. L.; Zaum, D.; Olbrich, M.; Barke, E. (2012): Efficient Generation of Analog Circuit Models for Accelerated Mixed-Signal SimulationIEEE International System-on-Chip Conference 2012 (SOCC 2012), (104-109)
      DOI: 10.1109/SOCC.2012.6398386
      ISBN: 978-1-4673-1294-3
    • Hölldampf, S.; Zaum, D.; Neumann, I.; Olbrich, M.; Barke, E. (2011): Fast Mixed-Signal Simulation using SystemCIEEE International Systems Conference 2011 (SysCon 2011)
      DOI: 10.1109/SYSCON.2011.5929046
    • Hinrichs, H.; Olbrich, M.; Barke, E. (2011): Optimization of Chip Design ProcessesAfrican Conference on Software Engineering and Applied Computing
    • Wang, L.; Olbrich, M.; Barke, E.; Buechner, T.; Buehler, M.; Panitz, P. (2011): A Theoretical Probabilistic Simulation Framework for Dynamic Power EstimationThe 2011 International Conference on Computer-Aided Design (ICCAD 2011), (708-715)
      DOI: 10.1109/ICCAD.2011.6105407
    • Scharf, O.; Olbrich, M.; Barke, E. (2011): Anwendung der affinen Arithmetik auf das BSIMSOI-Modell zur Simulation von ParameterschwankungenANALOG 2-1, VDE-Verlag, (S. 49-54)
      ISBN: 978-3-8007-3369-9
    • Hölldampf, S.; Zaum, D.; Olbrich, M.; Barke, E (2011): Using Analog Circuit Behavior to Generate SystemC Events for an Acceleration of Mixed-Signal SimulationIEEE International Conference on Computer Design 2011 (ICCD 2011)
      DOI: 10.1109/ICCD.2011.6081384
    • Schupfer, F.; Kärgel, M.; Grimm, C.; Olbrich, M.; Barke, E. (2010): Towards Abstract Analysis Techniques for Range Based System SimulationsFDL 2-1, (6)
      DOI: 10.1049/ic.2010.0146
    • Zaum, D.; Hölldampf, S.; Neumann, I.; Olbrich, M.; Barke, E. (2010): An Accelerated Mixed-Signal Simulation Kernel for SystemCForum on Specification & Design Languages 2010 (FDL)
      DOI: 10.1049/ic.2010.0158
    • Zaum, D.; Hölldampf, S.; Neumann, I.; Olbrich, M.; Barke, E. (2010): SystemC Mixed-Signal and Mixed-Level Simulation using an Accelerated Analog Simulation ApproachThe International Workshop on Symbolic and Numerical Methods, Modeling and Applications to Circuit Design 2010 (SM2ACD)
      DOI: 10.1109/SM2ACD.2010.5672303
    • Hinrichs, H.; Olbrich, M.; Barke, E. (2010): Performance Management and Optimization of Semiconductor Design ProjectsIAENG Transactions on Engineering Technologies Volume 4: Special Edition of the World Congress on Engineering and Computer Science 2-1, American Institute of Physics (AIP)
      DOI: 10.1063/1.3460248
    • Hinrichs, H.; Olbrich, M.; Barke, E. (2010): Optimization of Chip Design Processes using Task GraphsInternational Conference on Software Technology and Engineering (ICSTE 2010)
      DOI: 10.1109/ICSTE.2010.5608900
    • Ohlendorf, O.; Olbrich, M.; Barke, E. (2010): Integriertes Einfügen von Repeatern während der PlatzierungedaWorkshop10, VDE-Verlag
      ISBN: 978-3-8007-3252-4
    • Hölldampf, S.; Zaum, D.; Quiring, A.; Neumann, I.; Schmidt, S.; Olbrich, M.; Barke, E. (2010): Beschleunigte Simulation von Mixed-Signal-Schaltungen der Automobilindustrie auf der Grundlage automatisch generierter ModelleAnalog 2-1, VDE-Verlag
      ISBN: 978-3-8007-3224-1
    • Wang, L.; Olbrich, M.; Barke, E.; Büchner, T.; Bühler, M. (2009): Fast Dynamic Power Estimation Considering Glitch FilteringIEEE International SOC Conference (SOCC 2009), (361-364)
      DOI: 10.1109/SOCCON.2009.5398019
    • Harizi, H.; Fischer, H.; Olbrich, M.; Barke, E. (2009): Efficient and Fast Analysis of Power Distribution NetworksIEEE Symposium on Industrial Electronics & Applications (IEEE ISIEA 2009), (425-430)
      DOI: 10.1109/ISIEA.2009.5356442
    • Harizi, H.; Olbrich, M.; Barke, E. (2009): Modeling and Simulation Techniques for Voltage Drop due to Multiple Input Switching TransitionsInternational Conference on Computer and Electrical Engineering (ICCEE 2009), (546-550)
      DOI: 10.1109/ICCEE.2009.242
    • Zaum, D.; Hoelldampf, S.; Neumann, I.; Schmidt, S.; Olbrich, M.; Barke, E. (2009): The Praise Approach For Accelerated Transient Analysis Applied To Wire ModelsInternational Behavioral Modeling and Simulation Conference (BMAS)
      DOI: 10.1109/BMAS.2009.5338876
    • Jambor, T.; Zaum, D.; Olbrich, M.; Rottke, A. (2009): Combating Skill Shortage in Electrical Engineering: An Action-Oriented Teaching Unit on MicroelectronicsEngineering Education and Educational Technologies, Engineering Education and Educational Technologies(II)
    • Hinrichs, H.; Olbrich, M.; Barke, E. (2009): An Approach for Analyzing and Evaluating Semiconductor Design ProjectsInternational Conference on Systems Engineering and Engineering Management (ICSEEM'09)
    • Jambor, T.; Zaum, D.; Olbrich, M.; Barke, E. (2008): A Trapezoidal Approach to Corner Stitching Data Structures for Arbitrary Routing AnglesIEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, (54-58)
    • Freisfeld, M.; Olbrich, M.; Barke, E. (2008): Circuit Simulations with Uncertainties using Affine Arithmetic and Piecewise Affine StatemodelsProceedings of International Conference on Solid-State and Integrated-Circuit Technology, IEEE Press
      ISBN: 978-1-4244-2186-2
    • Freisfeld, M.; Olbrich, M.; Pfost, M.; Barke, E. (2008): Verlässliche Modellierung integrierter analoger Schaltungen durch stückweise affine Abbildungen10. GMM/ITG-Fachtagung Analog 2-1, (56), VDE/VDI-Gesellschaft, VDE Verlag GmbH
    • Panitz, P.; Olbrich, M.; Barke, E.; Buehler, M.; Koehl, J. (2008): Considering Possible Opens in Wire Delay Calculation for Non-tree TopologiesACM Great Lakes Symposium on VLSI Proceedings, ACM Great Lakes Symposium on VLSI Proceedings, Association for Computing Machinery, (17-22)
      ISBN: 978-1-59593-999-9
    • Olbrich, M.; Barke, E. (2008): Distribution Arithmetic for Stochastical AnalysisProceedings of the ASP-DAC 2-1, (537-542)
    • Grabowski, D.; Olbrich, M.; Barke, E. (2008): AC-Analyse analoger Schaltungen mit affiner ArithmetikAnalog 2-1, Entwicklung von Analogschaltungen mit CAE-Methoden, GMM/ITG, VDE (63-68)
      ISBN: 978-3-8007-3083-4
    • Grabowski, D.; Olbrich, M.; Barke, E. (2008): Analog Circuit Simulation Using Range ArithmeticsProceedings of the ASP-DAC 2-1, (762-767)
      ISBN: 978-1-4244-1921-0
    • P. Panitz, M. Olbrich, E. Barke, M. Bühler, J. Koehl (2008): Redundanz in Repeaternetzwerken auf ULSI-Chips zur Erhöhung der funktionalen und parametrischen Ausbeute2. GMM/GI/ITG-Fachtagung "Zuverlässigkeit und Entwurf", VDE Verlag (8)
      ISBN: 978-3-8007-3119-0
    • Hölldampf, S.; Zaum, D.; Neumann, I.; Schmidt, S.; Olbrich, M.; Barke, E. (2008): Methodologies for high-level modelling and evaluation in the automotive domainForum on Specification, Verification and Design Languages, 2008 (FDL 2008)
    • Zaum, D.; Olbrich, M.; Barke, E. (2008): Automatic data extraction: A prerequisite for productivity measurementEngineering Management Conference, 2008 (IEMC Europe 2008)
    • Grabowski, D.; Olbrich, M.; Barke, E. (2008): Simulation analoger Schaltungen mit affiner Arithmetik2. GMM/GI/ITG-Fachtagung "Zuverlässigkeit und Entwurf", VDE Verlag
    • Panitz, P.; Olbrich, M.; Barke, E.; Koehl, J. (2007): Robust Wiring Networks for DfY Considering Timing ConstraintsGreat Lakes Symposium on VLSI 2-1, ACM, New York (43-48)
      ISBN: 9781595936059
    • Freisfeld, M.; Olbrich, M.; Grimm, C.; Barke, E. (2007): Verwendung von Gebietsarithmetiken zum Entwurf robuster Schaltungen und Systeme1.GMM/GI/GI-Fachtagung Zuverlaessigkeit und Entwurf, VDE Verlag, Berlin (131-136)
      ISBN: 9783800730230
    • Panitz, P.; Quiring, A.; Mueller, H.-C.; Olbrich, M.; Barke, E.; Koehl, J. (2007): Erhoehung der Ausbeute durch robuste Verdrahtungsnetzwerke1.GMM/GI/GI-Fachtagung Zuverlaessigkeit und Entwurf, VDE Verlag GmbH - Berlin, Offenbach (117-123)
      ISBN: 9783800730230
    • Zhang, M.; Olbrich, M.; Seider, D.; Frerichs, M.; Kinzelbach, H.; Barke, E. (2007): Ein Verfahren zur Analyse der Prozessschwankungen für nichtlineare Schaltungen mit nicht-Gauss-verteilten Parametern1.GMM/GI/ITG-Fachtagung Zuverlaessigkeit und Entwurf, VDE VERLAG GMBH, Berlin (25-30)
      ISBN: 9783800730230
    • Jambor, T.; Olbrich, M.; Barke, E. (2007): Corner-Stitching-Datenstruktur für beliebige LayoutstrukturenEDA Workshop 2-1, VDE (41 - 46)
      ISBN: 9783800730384
    • Grabowski, D.; Olbrich, M.; Grimm, C.; Barke, E. (2007): Range Arithmetics to Speed up Reachability Analysis of Analog SystemsFDL 2-1, (CD-ROM)
    • Zhang, M.; Olbrich, M.; Seider, D.; Frerichs, M.; Kinzelbach, H.; Barke, E. (2007): CMCal: An Accurate Analytical Approach for the Analysis of Process Variations with Non-Gaussian Parameters and Nonlinear FunctionsDesign, Automation and Test in Europe (DATE2007), IEEE Catalog Number 07EX1635 (243 - 248)
      ISBN: 9783981080124
    • Ohlendorf, O.; Olbrich, M.; Barke, E. (2007): Timing-Driven-3D-Platzierung mit einem kräftebasierten Ansatz1.GMM/GI/GI-Fachtagung Zuverlaessigkeit und Entwurf, VDE Verlag GmbH, Berlin (187-188)
      ISBN: 9783800730230
    • Harizi, H.; Häußler, R.; Olbrich, M.; Barke, E. (2007): Efficient modeling techniques for dynamic voltage drop analysisProceedings of the 44th annual Design Automation Conference (DAC) 2-1, (706-711)
      ISBN: 978-1-59593-627-1
    • Hassine, A.; Olbrich, M.; Barke, E. (2006): Computer Aided HRM for the Semiconductor Industry: Computer Aided HRM for the Semiconductor Industry: Limits and Perspectives7th Asia Pacific Industrial Engineering and Management Systems Conference (APIEMS 2006), (CD_ROM)
    • Ohlendorf, O.; Olbrich, M.; Barke, E. (2006): Global Routing for Force Directed PlacementProceedings 10th IEEE Workshop on Signal Propagation on Interconnects (SPI06), IEEE (25-29)
      ISBN: 1424404541
    • Jambor, T.; Olbrich, M.; Barke, E.; Köhne, J. (2006): RL-Analysis of Meander Shaped Adjustment Modules10th IEEE Workshop on Signal Propagation on Interconnects
    • Zhang, M.; Olbrich, M.; Kinzelbach, H.; Seider, D.; Barke, E. (2006): A Fast and Accurate Monte Carlo Method for Interconnect VariationICICDT 2006 Proceedings, (207-210)
    • Panitz, P.; M. Olbrich, E. Barke, J. Koehl (2006): Global Loops on ULSI Routing for DfYICICDT 2006 Proceedings, Padova, IEEE (179-182)
      ISBN: 1424400988
    • Joerg Oehmen, Lars Hedrich, Markus Olbrich, Erich Barke (2005): A Methodology for Modeling Lateral Parasitic Transistors in Smart Power ICs 2005 IEEE International Behavioral Modeling and Simulation Conference, IEEE (19-24)
      ISBN: 078039352x
    • Philipp Panitz, Markus Olbrich, Erich Barke (2005): Detailed Routing With Integrated Static Timing Analysis Applying Simulated AnnealingProceedings of the IEEE Northeastern Workshop on Circuits and Systems, IEEE (387-390)
      ISBN: 0780389344
    • Schreiner, L.; Olbrich, M.; Barke, E.; Meyer zu Bexten, V. (2005): Routing of Analog Busses with Parasitic SymmetryInternational Symposium on Physical Design, ACM Press, New York (14-19)
      ISBN: 1-59593-021-3
    • Jambor, T.; Schreiner, L.; Olbrich, M.; Barke, E. (2005): Net order optimization in analog net bundlesMicrotechnologies for New Millenium 2005
    • Schreiner, L.; Olbrich, M.; Barke, E.; Meyer zu Bexten, V. (2005): PARSY: PARasitenSYmmetrische Verdrahtung für analoge Busse mit ModulgeneratorenANALOG'05 (8. GMM/ITG-Diskussionssitzung), VDE Verlag GmbH, Berlin, Offenbach (283-288)
      ISBN: 3-8007-2881-8
    • Oehmen, J.; Olbrich, M.; Barke, E. (2005): Modeling Substrate Currents in Smart Power ICsInt. Symp. on Power Semiconductor Devices and ICs 2005 (ISPSD05), IEEE (127-130)
      ISBN: 0-7803-8889-5
    • Olbrich, M.; Barke, E. (2004): Placement Using a Localization Probability Model (LPM)Proceedings Design, Automation and Test in Europe (DATE2004), IEEE Computer Society, Los Alamitos (1412-1413)
      ISBN: 0769520855
    • Kaya, I.; Salewski, S.; Olbrich, M.; Barke, E. (2004): Wirelength Reduction Using 3-D Physical DesignPATMOS 2-1, (453-462)
    • Hermann, A.; Olbrich, M.; Barke, E. (2003): Substrate Modeling and Noise Reduction in Mixed-Signal CircuitsProc. of IFIP VLSI SoC, Darmstadt (13-18)
      ISBN: 3901882170
    • Hermann, A.; Olbrich, M.; Barke, E. (2003): Placing Substrate Contacts into Mixed-Signal Circuits Controlling Circuit PerformanceProc. Of 25th IEEE Custom Integrated Circuits Conference, (373-376)
    • Kaya, I.; Olbrich, M.; Barke, E. (2003): 3-D Placement Considering Vertical InterconnectsProceedings of the IEEE International SOC Conference, (257-258)
      ISBN: 0780381823
    • Salewski, S.; Olbrich, M.; Barke, E. (2003): LIFT: Ein Multi-Layer IC Floorplanning Tool11. E.I.S.-Workshop: Entwurf Integrierter Schaltungen und Systeme, VDE Verlag GmbH (157-162)
      ISBN: 3800727609
    • Malonnek, C.; Olbrich, M.; Barke, E. (2003): Ein neues Platzierungsverfahren für einen leitbahnzentrierten DesignflowE.I.S.-Workshop, VDE VERLAG GmbH (151-156)
      ISBN: 3800727609
    • Malonnek, C.; Olbrich, M.; Barke, E. (2002): A New Placement Algorithm for an Interconnect Centric Design FlowASIC/SOC 2-1, IEEE Press (416-420)
      ISBN: 0780374940
    • Olbrich, M.; Rein, A.; Barke, E. (2001): An Improved Hierarchical Classification Algorithm for Structural Analysis of Integrated CircuitsDATE2001: 4th Design Automation and Test in Europe, (807)
    • Olbrich, M.; Popp, R.; Näthke, L.; Hedrich, L.; Barke, E. (2001): A Combined Structural and Symbolic Method for Automatic Behavioral Modeling of Nonlinear Analog CircuitsProceedings of the 15th European Conference on Circuit Theory and Design (ECCTD 01), Helsinki University of Technology, Espoo, Finnland (II-229-232)
      ISBN: 9512255731
    • Armbruster, H.; Frerichs, M.; Hufeld, K.; Olbrich, M. (2001): Ein integrierter parallelisierter Design-Flow zur selektiven und hochgenauen Extraktion parasitärer Elemente der Leitbahnen integrierter Schaltungen10. E.I.S.-Workshop: Entwurf integrierter Schaltungen (8. ITG-Fachtagung), VDE Verlag, Berlin, Offenbach (149-154)
      ISBN: 3800726084
    • Olbrich, M.; Rein, A.; Barke, E. (1999): Ein neuer hierarchischer Klassifizierungsalgorithmus zur strukturellen Analyse integrierter SchaltungenAnalog 99: 5. GMM/ITG-Diskussionssitzung Entwicklung von Analogschaltungen mit CAE-Methoden, (77+78)
    • Stohmann, J.; Harbich, K.; Olbrich, M.; Barke, E. (1998): An Optimized Design Flow for Fast FPGA-Based Rapid PrototypingFPL 98: 8th Int. Workshop on Field Programmable Logic and Applications, (79-88)

    Journalbeiträge

    • Zivkovic, C.; C. Grimm, C.; Olbrich, M.; Scharf, O.; Barke, E. (2018): Hierarchical Verification of AMS Systems With Affine Arithmetic Decision DiagramsIEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems, pp. 1–12 Weitere Informationen
      DOI: 10.1109/TCAD.2018.2864238
    • Barke, M.; Kaergel, M.; Olbrich, M.; Schlichtmann, U. (2014): Robustness measurement of integrated circuits and its adaptation to aging effectsMicroelectronics Reliability (Volume 54, Issue 6-7)
      DOI: 10.1016/j.microrel.2014.01.012
    • Panitz, P.; Olbrich, M.; Barke, E.; Buehler, M.; Koehl, J. (2008): Design of Robust Signal and Clock NetworksProceedings in Applied Mathematics and Mechanics, Proceedings in Applied Mathematics and Mechanics(Volume 7, Issue 1), GAMM, Wiley InterScience (2)
      DOI: 10.1002/pamm.200700468
    • Oehmen, J.; Olbrich, M.; Hedrich, L.; Barke, E. (2006): Modeling Lateral Parasitic Transistors in Smart Power ICsIEEE Transactions on Device and Materials Reliability, 6(3), IEEE (408-420)
      DOI: 10.1109/TDMR.2006.881506
      ISBN: 15304388

    Dissertationen

    • Olbrich, M. (2005): Platzierung in integrierten Schaltungen mit AufenthaltswahrscheinlichkeitenDissertation, Verlag Dr. Hut, München
      ISBN: 3899632761

    Sonstiges

    • Gläser, G.; Lee, H.-S. L.; Hennig E.; Olbrich, M.; Barke E. (2016): Automated Refinement of Analog/Mixed-Signal SystemC Models by Non-Functional EffectsUniversity Booth at DATE 2016, Design, Automation & Test in Europe Conference & Exhibition), Dresden, Germany. Weitere Informationen

    Buchbeiträge

    • Gläser, G.; Lee, H.-S. L.; Olbrich, M.; Barke, E. (2018): Knowing Your AMS System's Limits: System Acceptance Region Exploration by Using Automated Model Refinement and Accelerated SimulationLanguages, Design Methods, and Tools for Electronic System Design, Springer, pp. 1-14
      DOI: 10.1007/978-3-319-62920-9
      ISBN: 978-3-319-62919-3
    • Knoth, C.; Schlichtmann, U.; Li, B.; Zhang, M.; Olbrich, M.; Acar, E.; Eichler, U.; Haase, J.; Lange, A.; Pronath, M. (2012): Methods of Parameter VariationsProcess Variations and Probabilistic Integrated Circuit Design, S. 91–179, Springer, 2012
      DOI: 10.1007/978-1-4419-6621-6
    • Schupfer, F.; Kärgel, M.; Grimm, C.; Olbrich, M.; Barke, E. (2012): Towards Abstract Analysis Techniques for Range Based System SimulationSystem Specification and Design Languages, Selected Contributions from FDL, Volume 106, pp. 105-122, Springer
      DOI: 10.1007/978-1-4614-1427-8_7
      ISBN: 978-1-4614-1427-8
  • Forschungsprojekte

    Electronic Design Automation

    • Neue Simulationsmethoden zur beschleunigten Mixed-Signal-Simulation
      Dieses Forschungsprojekt basiert auf einem speziellen Ansatz zur beschleunigten Mixed-Signal-Simulation von analogen Schaltungsmodellen. Das Verfahren ist derzeit auf stückweise konstante Eingangserregungen optimiert. Eines der wesentlichen Ziele dieses Forschungsprojekts ist die Erweiterung der neuartigen Simulationsmethodik um die Berücksichtigung zusätzlicher Typen von Signaleingangserregungen.
      Leitung: Dr.-Ing. Markus Olbrich, Prof. Dr.-Ing. Erich Barke
      Team: Dipl.-Ing. Sara Divanbeigi
      Jahr: 2019
      Förderung: Deutsche Forschungsgemeinschaft (DFG): BA 812/24-1
      Laufzeit: März 2014 - September 2019
    • ANCONA: Analoge Mixed-Level-Modellierung mit beschleunigter Mixed-Signal-Simulation zur Erhöhung der Analog-Coverage
      Als Forschungspartner des EDA-Clusterforschungsprojektes entwickelt das IMS Methoden zur Quantifizierung und Erhöhung der Analog-Coverage. Dabei liegt der Fokus auf der Modellierung von analogen und Mixed-Signal-Schaltungen sowie deren Verifikation und Validierung. In diesem Zusammenhang ist unter Analog-Coverage ein Maß dafür zu verstehen, wie vollständig alle relevanten Betriebsfälle einer Analogschaltung mit welcher Sicherheit verifiziert wurden.
      Leitung: Dr.-Ing. Markus Olbrich
      Team: Dipl.-Ing. Lukas Lee
      Jahr: 2017
      Förderung: Das Projekt ANCONA wird unter dem Förderkennzeichen 16ES021 im Förderprogramm IKT 2020 durch das Bundesministerium für Bildung und Forschung (BMBF) gefördert.
      Laufzeit: Juli 2014 - Juni 2017
    • Parallelisierung von Routingalgorithmen
      Werkzeuge zur Erzeugung der Verdrahtung für einen gegebenen Chip haben aufgrund der Komplexität dieses Problems sehr hohe Laufzeiten. Ziel dieses Forschungsprojektes ist die Beschleunigung dieses Vorgangs durch die Ausnutzung hochparalleler Architekturen, insbesondere Graphical Processing Units. Zu diesem Zweck sollen Algorithmen und Datenstrukturen gefunden werden, die eine effiziente Aufteilung des Problems auf eine große Anzahl an Recheneinheiten erlauben.
      Leitung: Dr.-Ing. Markus Olbrich
      Team: Dipl.-Math. Björn Bredthauer
      Jahr: 2014
    • RESCAR 2.0
      Das IMS entwickelt Methoden, die der Verwaltung von domänenübergreifenden Constraints dienen.
      Leitung: Prof. Dr.-Ing. Erich Barke
      Team: M.Sc. Carolin Katzschke
      Jahr: 2014
      Förderung: Das Projekt ResCar wird unter dem Förderkennzeichen 16M3195 im Förderprogramm IKT 2020 durch das BMBF gefördert.
      Laufzeit: Februar 2011 - April 2014
    • 3D-Floorplanning
      Das Forschungsprojekt hat sich als Ziel gesetzt, geeignete Optimierungsverfahren und Datenstrukturen für das 3D-Floorplanning zu entwickeln, bzw. vorhandene Verfahren und Datenstrukturen an das 3D-Floorplanning anzupassen. Weiterhin soll untersucht werden welche Entwurfsziele beim 3D-Floorplanning von Bedeutung sind. Gegebenenfalls sollen neue Entwurfsziele definiert und in das Optimierungsverfahren integriert werden.
      Leitung: Dr.-Ing. Markus Olbrich
      Team: M.Sc. Artur Quiring
      Jahr: 2014
      Laufzeit: abgeschlossen
    • Verlässliche Modellierung
      Ziel des Projektes ist die Erzeugung von Verhaltensmodellen, die Parameterabweichungen in der Originalschaltung berücksichtigen. Die Parameterabweichungen werden mit Hilfe der affinen Arithmetik dargestellt.
      Leitung: Prof. Dr.-Ing. Erich Barke
      Team: Dipl.-Ing. Anna Krause
      Jahr: 2014
    • Lösungsverfahren für semi-symbolische Analog-Simulationen
      Die Parameter von analogen Schaltungen sind im Allgemeinen nicht exakt bekannt, denn sie unterliegen Schwankungen durch den Herstellungsprozess, Alterung oder die Umgebungstemperatur. Am Institut für mikroelektronische Systeme wurde ein Analogschaltungssimulator entwickelt, der zur Simulation solcher Parameterschwankungen affine Arithmetik verwendet. Ziel dieses Projektes ist die Vergrößerung des Konvergenzbereiches durch Gebietsaufteilungen.
      Leitung: Prof. Dr.-Ing. Erich Barke
      Team: Dipl.-Ing. Oliver Scharf
      Jahr: 2014
      Laufzeit: Januar 2012 - Mai 2015
    • NEEDS
      Hochintegrierte Elektroniksysteme mit heterogenen Komponenten ermöglichen in vielen Anwendungsfeldern die Einsparung von Ressourcen und Kosten. Um das Potenzial der Elektronik noch vielfältiger zu nutzen, erforscht NEEDS den Entwurf einer neuen Klasse von Elektroniksystemen, welche die Stapelung von ungehäusten Chips mit vielfältigen Funktionen ermöglicht.
      Leitung: Dr.-Ing. Markus Olbrich
      Team: M. Sc. Artur Quiring
      Jahr: 2013
      Förderung: Das Projekt NEEDS wird unter dem Förderkennzeichen 16M3090 im Förderprogramm IKT 2020 durch das Bundesministerium für Bildung und Forschung (BMBF) gefördert.
      Laufzeit: Dezember 2010 - November 2013
    • ROBUST
      Im Projekt Robust werden neue Methoden und Verfahren zum Entwurf robuster nanoelektronischer Systeme entworfen. Hierzu werden Maße zur Quantifizierung der Robustheit definiert. Diese Maße werden mit Hilfe zu abstrahierender Robustheitsmodelle und unter Anwendung neuer Robustheitsanalyseverfahren für die Systemebene ermittelt.
      Leitung: Prof. Dr.-Ing. Erich Barke
      Team: Dipl.-Ing. Michael Kärgel
      Jahr: 2009
      Förderung: BMBF
      Laufzeit: Mai 2009 - April 2012

    Rekonfigurierbare Architekturen

    • Schaltungsentwurf und physikalisches Design für eine neuartige FPGA-Architektur
      Untersuchung und Validierung der Machbarkeit und der erzielbaren Leistung eines neuartigen Field Programmable Gate Array (FPGA).
      Leitung: Prof. Dr.-Ing. H. Blume, apl. Prof. Dr.-Ing. G. Payá Vayá
      Team: B. Bredthauer, C. Spindeldreier
      Jahr: 2013
      Förderung: Bundesministerium für Bildung und Forschung
      Laufzeit: Mai 2013 - Juli 2014