Logo Leibniz Universität Hannover
Logo: Institute of Microelectronic Systems
Logo Leibniz Universität Hannover
Logo: Institute of Microelectronic Systems
  • Zielgruppen
  • Suche
 

Publications

search
in all authortitledescription
category
year
 

2019 2018 2017 2016 2015 2014 2013 2012 2011 2010 2009 2008 2007 2006 2005 2004 2003 2002 2001 2000 1999 1998 1997 1996 1995 1994 1993 1992 1991 1990 1989 1988 1987 1986 1985 1984 1983 1982 1981 1980 1979 1977 1976 all years

Books

Pirsch, P. (1996): Architekturen der digitalen Signalverarbeitung, Teubner

Journal Contributions

D. Habicht (1996): WWW von der Stange - Web-Server-Komplettangebote im Vergleich, iX, (48-56)

D. Habicht (1996): Verbindende Vereinbarungen, Business-Online, (44-45)

E. Barke (1996): Bei Electronic Design Automation bleibt der Weg das Ziel, F&M, 104(6)

J. Stohmann (1996): Patentwerkzeug - Entwicklungssoftware PLDesigner-XL 3.3 von Minc, ELRAD, (28-30)

Rönner, K.; Kneip, J. (1996): Architecture and Applications of the HiPAR Video Signal Processor, IEEE Transactions on Circuits and Systems for Video Technology, 6(1), (56-65)

Weide, K.; Menhorn, F.; Yu, X. (1996): Finite element investigations of mechanical stress in metallization structures, Microelectronics Reliability, Vol.36, No.11/12, Pages 1703-1706
DOI: 10.1109/ESREF.1996.888196
ISBN: 0-7803-3369-1

Conference Contributions

Blume, H. (1996): Vectorbased Nonlinear Upconversion Applying Center Weighted Medians, 1996 IS&T/SPIE Symposium on Electronic Imaging, 2662, (142-153)

Blume, H.; Appelhans, P.; Bussmann, C.; Schröder, H. (1996): Upconversion MPEG übertragener Bildsignale, Vortragsband zur FKTG Jahrestagung, (555-572)

Blume, H.; Schröder, H. (1996): Image Format Conversion - Algorithms, Architectures, Applications, Proc. of the IEEE ProRISC Workshop on Circuits, Systems and Signal Processing, (19-37)

C. Borchers (1996): Symbol Behavioral Modelling of Nonlinear Analog Circuits, SMACD 96: 4th International Conference on Symbolic Methods and Applications to Circuit Design

C. Borchers (1996): Automatische Generierung symbolischer Verhaltensmodelle für nichtlineare Analogschaltungen, Analog 96: 4. GMM/ITG-Diskussionssitzung Entwicklung von Analogschaltungen mit CAE-Methoden, (25+26)

C. Borchers (1996): Automatische Generierung symbolischer Verhaltensmodelle nichtlineare Analogschaltungen, 3. SICAN Herbsttagung, (79-86)

C. Borchers, L. Hedrich, E. Barke (1996): Equation-Based Behavioral Model Generation for Nonlinear Analog Circuits, DAC 96: 33rd Design Automation Conference, (236-239)

C. Borchers, R. Sommer, E. Hennig (1996): On The Symbolic Calculation of Nonlinear Circuits, ISCAS 96: Int. Symposium on Circuits and Systems, (719-722)

D. Behrens, K. Harbich, E. Barke (1996): Circuit Partitioning Using High-Level Design Information, IDPT 96: 2nd World Conference on Integrated Design & Process Technology, (256-266)

D. Behrens, K. Harbich, E. Barke (1996): Hierarchical Partitioning, ICCAD 96: Int. Conference on Comuter Aided Design, (470-477)

F. Scherber, E. Barke, W. Meier (1996): PALACE: A Parallel and Hierarchical Layout Analyzer and Circuit Extractor, ED&TC 96: European Design and Test Conference, (357-361)

Herrmann, K.; Gaedke, K.; Hilgenstock, J.; Pirsch, P. (1996): Design of a Development System for Multimedia Applications based on a Single Chip Multiprocessor Array, ICECS, (1151-1154)

Herrmann, K.; Gaedke, K.; Jeschke, H.; Pirsch, P. (1996): A Monolithic Low Power Video Signal Processor for Multimedia Applications, International Conference on Consumers Electronics (ICCE), (176-177)

Herrmann, K.; Hilgenstock, J.; Gaedke, K.; Jeschke, H.; Pirsch, P. (1996): A Programmable Processing Element Dedicated as Building Block for a Large Area Integrated Multiprocessor System, IEEE International Conference: Innovative Systems in Silicon, (98-103)

J. Stohmann, E. Barke (1996): An Universal CLA Adder Generator for SRAM-Based FPGAs, FPL 96: 6th Int. Workshop on Field-Programmable Logic and Applications, (44-54)

J. Stohmann, K. Harbich, D. Behrens (1996): Ein neuer optimierter Designflow for Rapid-Prototyping-Systeme, 3. SICAN Herbstagung, (15-18)

Kneip, J.; Ohmacht, M.; Wittenburg, P.; Pirsch, P. (1996): Parallel Implementations of Medium Level Algorithms on a Monolithic ASIMD Multiprocessor, Proceedings of ISCAS '96, 4, IEEE Press (316-319)

Kneip, J.; Pirsch, P. (1996): An Object Based Data Cache with Conflict Free Access as Shared Memory of a Parallel DSP, Proc. 1996 IEEE Intern. Workshop on VLSI Signal Processing IX, (25-34)

Kneip, J.; Pirsch, P. (1996): Memory Efficient List Based Hough Transform for Programmable Digital Signal Processors with On-Chip Caches, Proc. 1996 IEEE Digital Signal Processing Workshop, (191-194)

Kneip, J.; Wittenburg, P.; Hinrichs, W.; Berekovic, M.; Pirsch, P. (1996): Der HiPAR-DSP: Ein programmierbarer monolithischer Parallelprozessor für die Echtzeitbildverarbeitung, IGT-Fachbericht, VDE-Verlag GmbH (55-60)

Kropp, H.; Schwiegershausen, M.; Pirsch, P. (1996): A CAD Tool for the Optimization of Video Signal Processor Architectures, Proceedings of ICASSP96, IEEE Computer Society Press (1244-1247)

Otterstedt, J.; Gaedke, K.; Herrmann, K.; Kuboschek, M.; Schröder, U.; Werner, A. (1996): A 16.6 cm2 Monolithic Multiprocessor System Integrating 9 Video Signal-Pocessing Elements, International Solid State Circuit Conference, (306-307, 464)

R. Kattner, F. Scherber, L. Beste, C. Müller-Schloer, E. Barke (1996): Speeding Up Parallel Layout Verification by Simulation-Based Task Scheduling, ESS 96: 8th European Simulation Symposium

Schwiegershausen, M.; Kropp, H.; Pirsch, P. (1996): A System Level HW/SW-Partitioning and Optimization Tool, European Design Automation Conference (EDAC), (120-125)

Winter, M.; Schwiegershausen, M.; Pirsch, P. (1996): Ein CAD-Tool zur Optimierung heterogen aufgebauter Multiprozessoren, 3. SICAN Herbsttagung, (19-24)

PhD Theses

Gaedke, K. (1996): Ein netzlistenbasiertes Verfahren zur Zuverlässigkeitsanalyse fehlertoleranter VLSI-Schaltkreise, VDI-Verlag, Düsseldorf

Gehrke, W. (1996): Assoziatives Controlling von programmierbaren Parallelprozessoren für die Videosignalverarbeitung, VDI-Verlag, Düsseldorf